Maxim-integrated Fresno (MAXREFDES11) Nexys 3 Uživatelský manuál Strana 5

  • Stažení
  • Přidat do mých příruček
  • Tisk
  • Strana
    / 20
  • Tabulka s obsahem
  • KNIHY
  • Hodnocené. / 5. Na základě hodnocení zákazníků
Zobrazit stránku 4
Fresno (MAXREFDES11#) Nexys 3 Quick Start Guide
5
3. Included Files
The top level of the hardware design is a Xilinx ISE Project Navigator Project (.XISE) for
Xilinx ISE version 13.4. The Verilog-based HDL design instantiates the MicroBlaze core,
the support hardware required to run the MicroBlaze, and the peripherals that interface
to the Pmod ports. This is supplied as a Xilinx software development kit (SDK) project
that includes a demonstration software application to evaluate the Fresno subsystem
reference design. The lower level c-code driver routines are portable to the user’s own
software project.
Figure 3. Block Diagram of FPGA Hardware Design
Zobrazit stránku 4
1 2 3 4 5 6 7 8 9 10 ... 19 20

Komentáře k této Příručce

Žádné komentáře